# **Notes for The CRAY-1 Computer System**

### 简介

CRAY-1的体系结构设计的目的是满足在离散步骤中执行许多计算的计算需求,每个步骤都会产生用于 后续步骤的临时结果。通过一种称为<mark>"链接"</mark>的技术,CRAY-1矢量功能单元与标量和矢量寄存器相 结合,可以生成临时结果,并立即使用它们而无需额外的内存。其他提升其性能的原因有:

- 体积小巧,减少了电信号传播距离
- 1M的半导体存储器,具有错误检测和矫正逻辑
- 使用64位寻址空间
- 对Fortran进行了优化的编译器

### 架构

图1为CRAY-1的物理外观,底座下面是电源,整个

CRAY-1包括 113种类型共1662个模块 , 每个模块

包含至多 228个芯片 ,最大电压115kw,使用氟利昂降 温, 具有三种类型的内存, 包含三类元件:

- 5/4 与非门
- 内存
- 寄存器

Fig. 1. Physical organization of mainframe.



Base-103½ inches diameter by 19 inches high
Columns - 56½ inches diameter by 77 inches high including
height of base

- neignt of base

  -24 chassis
  -1662 modules; 113 module types
  -Each module contains up to 288 IC packages per module
  -Power consumption approximately 115 kw input for maximum
- memory size
  -Freon cooled with Freon/water heat exchange
- -Three memory options -Weight 10,500 lbs (maximum memory size)
- Three basic chip types
  5/4 NAND gates
  Memory chips
  Register chips

## 分析

表1列出了CRAY-1计算机系统的参数

CRAY-1最大的特点是:

- 只有 4种类型的器件
  - 16 × 4 bit 双极寄存器
  - 1024 × 1 bit 双极内存
  - 。 逻辑元件均为5/4与非门构成
  - 。 发射极耦合电路芯片
- 高速主存

。 存储器被组织在16个分块中,每个分块包含72个模 块。每个模块为一个64位字贡献1位。其他8位用来 存储一个8位检查字节,需要单位错误校正,双位错 误检测。

#### • 冷却系统

采用氟氯昂和金属导体进行冷却

#### 计算部件

- 功能部件,12个分成4组:地址、标量、向量和浮 点数功能部件
- o 寄存器: CRAY-1具有大量的寄存器, 如果矢量寄 存器空间无法用于存储最终或中间结果,则无法进行 链接

#### 指令格式:

| 1 1 1 1 1          | _   |     |          |       |       |       |
|--------------------|-----|-----|----------|-------|-------|-------|
| Fields             | g   | h   | i        | j     | k     | m     |
|                    | 0-3 | 4-6 | 7-9      | 10-12 | 13-15 | 16-31 |
| Bit posi-<br>tions | (4) | (3) | (3)      | (3)   | (3)   | (16)  |
|                    |     |     | Parcel 2 |       |       |       |

Table I. CRAY-1 CPU characteristics summary

Computation Section

Scalar and vector pro 12.5 nanosecond clock period operation

64-bit word size

Twelve fully segmented functional units Eight 24-bit address (A) registers

Integer and floating-point arithmetic

Sixty-four 24-bit intermediate address (B) registers Eight 64-bit scalar (S) registers

Sixty-four 64-bit intermediate scalar (T) registers Eight 64-element vector (V) registers (64-b

Vector length and vector mask registers

One 64-bit real time clock (RT) register
Four instruction buffers of sixty-four 16-bit parcels each

128 basic instructions Prioritized interrupt control

Memory Section 1,048,576 64-bit words (plus 8 check bits per word)

16 independent banks of 65,536 words each

4 clock period bank cycle time 1 word per clock period transfer rate for B, T, and V registers

1 word per 2 clock periods transfer rate for A and S registers

4 words per clock period transfer rate to instruction buffers (up to 16 instructions per clock period) i/o Section

24 i/o channels organized into four 6-channel groups

Each channel group contains either 6 input or 6 output channels Each channel group served by memory every 4 clock periods Channel priority within each channel group

16 data bits, 3 control bits per channel, and 4 parity bits Maximum channel rate of one 64-bit word every 100 nanoseconds

Maximum data streaming rate of 500,000 64-bit words/second

- 算术和逻辑指令,一个7位运算码(gh)后面跟着三个3位寄存器指示器。
- 移位和掩码指令由一个7位操作码(gh)组成,后面跟着一个3位i字段和一个6位jk字段。i 字段指定操作数寄存器。jk组合字段指定一个移位或掩码计数。
- **立即数和读和存储内存指令**组合j、k和m字段来定义一个22位的数量或内存地址。此 外,读和存储内存指令使用h字段来指定一个用于索引的操作寄存器。
- 分支指令将i、j、k和m字段组合成一个24位内存地址字段。这允许分支到任何64位字中 的四个包位置中的任何一个,无论是在内存中还是在指令缓冲区中。

#### 操作寄存器

- CRAY-1提供5类寄存器, 3个主寄存器 (A, S, V) 和2个中间寄存器 (B, T)
  - A寄存器: 主要用作内存引用的地址寄存器和索引寄存器, 但也用于提供移位计 数、循环控制和通道i/o操作的值
  - B寄存器:被用作A寄存器的辅助存储
  - S寄存器: 标量操作的主要数据处理寄存器
  - T寄存器:用作S寄存器的辅助存储
  - V寄存器:以一个时钟周期的速率向功能单元提供操作数并从功能单元接收结果
  - 其他寄存器

#### 链接操作

- 链接技术利用了各功能单元的 并行操作
- 中间结果 不必存储到内存 中,甚至可以在创建它们的向量操作运行到完成之前使用
- 自动 发生

#### 中断和交换序列

■ 当检测到中断条件时,指令发出被硬件终止,所有的存储活动都完成,然后一个交换序 列被激活

Fig. 6. Exchange package.

| 0 2 | 10 12 16 18 | 24 31 | 36 40 |    | 6 |
|-----|-------------|-------|-------|----|---|
| E S | R B         | Р     |       | ΑO |   |
| RA  | A           | BA    |       | AI |   |
|     |             | LA    | М     | A2 |   |
|     | XA          | ٧L    | F _   | A3 |   |
|     |             |       |       | A4 |   |
|     |             |       |       | A5 |   |
|     |             |       |       | A6 |   |
|     |             |       |       | A7 |   |
|     | <u></u>     | S     | )     |    |   |
|     |             | s     | l     |    |   |
|     |             | Si    | 2     |    |   |
|     |             | 5;    | 3     |    |   |
|     |             | S.    | 4     |    |   |
|     |             | S     | 5     |    |   |
|     |             | S     | 6     |    |   |
|     |             | s.    | 7     |    |   |

### M - Modes<sup>†</sup>

- 36 Interrupt on correctable memory error
- 37 Interrupt on floating point
- 38 Interrupt on uncorrectable memory error
- 39 Monitor mode

#### F - Flags+

- 31 Console interrupt
- 32 RTC interrupt
- 33 Floating point error
- 34 Operand range
- 35 Program range
- 36 Memory error
- 37 I/O interrupt
- 38 Error exit
- 39 Normal exit

#### Registers

- S Syndrome bits
- RAB Read address for error (where B is bank)
- P Program address
- BA Base address
- LA Limit address
- XA Exchange address
- VL Vector length

#### E - Error type (bits 0,1)

- 10 Uncorrectable memory
  - 01 Correctable memory

#### R - Read mode (bits 10,11)

- 00 Scalar
- 01 1/0
- 10 Vector
- 11 Fetch

<sup>†</sup>Bit position from left of word